当前位置: 首页 > news >正文

网站设计软件开发企业展厅公司

网站设计软件开发,企业展厅公司,wordpress 修改页脚,理财网站模板免费下载目录 一、计算机系统概述 *1.1 计算机发展历程 1.2 计算机系统层次结构 1.3 计算机的性能指标 二、 数据的表示和运算 2.1 数制和编码 2.2 运算方法和运算电路 2.3 浮点数的表示与运算 三、存储系统 3.1 存储器概述 3.2 主存储器 3.3 主存储器与CPU的连接 3.4 外部…目录 一、计算机系统概述 *1.1 计算机发展历程 1.2 计算机系统层次结构 1.3 计算机的性能指标 二、 数据的表示和运算 2.1 数制和编码 2.2 运算方法和运算电路 2.3 浮点数的表示与运算 三、存储系统 3.1 存储器概述 3.2 主存储器 3.3 主存储器与CPU的连接 3.4 外部存储器 3.5 高速缓冲存储器 3.6 虚拟存储器 四、指令系统 4.1 指令系统 4.2 指令的寻址方式 4.3 程序的机器级代码表示 4.4 CISC和RISC的基本概念 五、中央处理器 5.1 CPU的功能和基本结构 5.2 指令执行过程 5.3 数据通路的功能和基本结构 5.4 控制器的功能和工作原理 5.5 异常和中断机制 5.6 指令流水线 5.7 多处理器的基本概念 六、总线 6.1 总线的概述 6.2 总线事务和定时 七、输入/输出系统 *7.1 I/O系统基本概念 7.2 I/O接口 7.3 I/O方式 一、计算机系统概述 *1.1 计算机发展历程 已经不考咯 1.2 计算机系统层次结构 Blunder7/24 A 注其实就是文字在前期很唬人看不懂。 控制流驱动方式 控制流驱动方式是指计算机的执行流程由控制单元Control Unit, CU来驱动。控制单元根据程序计数器Program Counter, PC的值从指令存储器中取出指令并根据指令的类型和操作码来生成相应的控制信号以驱动数据路径执行相应的操作。这种方式强调指令的顺序执行每条指令的执行都依赖于前一条指令的完成。 多指令多数据流方式MIMD, Multiple Instruction Multiple Data MIMD是指计算机系统中有多个处理器每个处理器可以独立地执行不同的指令流同时处理不同的数据。这种方式允许高度的并行处理能力常见于多处理器系统或多核处理器中。 微程序控制方式 微程序控制方式是一种使用微指令Micro-operations来实现指令集的控制方式。在这种方式中每条机器指令被分解成一系列更小的、更简单的微指令这些微指令被存储在微指令存储器中。控制单元通过执行这些微指令来实现复杂指令的功能。微程序控制方式允许更灵活的指令集设计和更简单的硬件实现。 数据流驱动方式 数据流驱动方式是一种以数据为中心的计算模型其中计算的执行不是由指令的顺序控制而是由数据的可用性来驱动。当所需的输入数据准备好时相应的操作就会自动执行而不需要等待指令的顺序执行。这种方式可以提高计算效率因为它减少了等待时间并允许更自然的并行处理。 那其实这些方式在后续章节的学习中我们都能有所了解。冯·诺依曼机的工作方式主要是控制流驱动方式并且具有顺序执行的特点。 C 咱就是有图有真相。CPU的基本结构如下 注地址译码器是主存储器的构成部分不属于CPU。地址寄存器虽然一般属于主存储器但现代计算机中绝大多数CPU内集成了地址寄存器。 D 注首先运算器的核心是ALU毋庸置疑的对吧。然后PSW自然也是运算器中的重中之重。那地址寄存器虽然是位于CPU中但并未集成到运算器和控制器上。最后这个数据总线为毛是对的书里没有给确切的答案我是这样理解的——在计算机体系结构中运算器ALU是执行算术和逻辑操作的硬件部件。它通常不包含数据总线本身但数据总线是连接运算器和其他系统组件如CPU、内存、输入/输出设备等的物理通道。但是要是硬要说包含一捏捏应该也没错吧。 再写个可能值得记忆的点这里的地址寄存器可和CU中的MAR不是一个东西切勿搞混咯。 D 注大意了没有闪。在不同的设备中汇编语言对应着不同的机器语言指令集通过汇编程序转换成机器指令。特定的汇编语言与特定的机器语言指令是一一对应的不同的平台之间不可直接移植。 C 注要想全面代表计算机的性能那应该是实际应用程序的运行情况蛤。剩下两个就很好理解。 C 注这个貌似很爱考大家也很容易搞混。先上图。 搞清楚概念之后这题应该就迎刃而解了。这里补充一下书里面没有提到或者是我没有看到 链接程序Linker是计算机软件编译过程中的一个重要工具它的作用是将编译器生成的目标文件Object Files或库文件Libraries组合起来生成一个单一的可执行文件Executable File或库文件。 C 注指令确实是按地址访问但是除了立即数寻址之外数据其实都存放在存储器中。 A 注这个可以直接背蛤将高级语言源程序转换成可执行目标文件的主要过程其实就是 预处理-编译-汇编-链接。那其实根据上头那个22题所补充的知识点也很容易能够想到平时我们所编写的C语言程序是不是最后执行完都会在桌面生成一个exe文件故链接应该是放在最后一步  1.3 计算机的性能指标 Blunder7/31 B 注这也是个很高平出现的考点了对于用户来说就是MAR、MDR、IR还有一个暂存寄存器是完全透明的。 A 注相信应该有人和我想的一样A一定有关这就恰恰中了人家的陷进其实。先看一下CPI的定义CPI是指执行一条指令平均需要的时钟周期数。这个数值取决于指令的复杂性、CPU的微架构设计、流水线的效率以及指令的类型等因素。是执行一条指令平均的时钟周期数与时钟频率其实是无关的也就是这俩根本就不是一个维度的 B 注其余三个都只能间接的影响CPI这并不算是综合性能的体现。而吞吐量指的是系统在单位时间内处理请求的数量这其实就是很重要的一个评估计算机系统性能好坏的综合参数。 D 注纯纯就是和13题连带的错误其余三个所带来的提升都太有限了。而采用并行处理技术的话则可以大大提高计算机的性能表现。 D 注唯一一个要注意的点就是IPCInstructions Per Clock是CPI的倒数表示每时钟周期内可以完成的指令数。那自然和CPI就是等同的地位了。 字长其实就是指数据总线一次性能处理的二进制位数数据总线的宽度 这题很鸡贼啊。 B 注首先先看机器字长的定义计算机能直接处理的二进制数据的位数机器字长一般等于内部寄存器的大小它决定了计算机的运算精度。那答案里头还有个不一样的说法机器字长是指CPU内部用于整数运算的数据通路的宽度。然后数据通路又是指数据在指令执行的过程中所经过的路径及路径上的部件主要是CPU内部进行数据运算、存储和传送的部件这些部件的宽度基本上要一致才能相互匹配。因此机器字长等于ALU位数和通用寄存器宽度。 D 注直接开始背我们的口诀买高铁票EasyMGTPEZ那我们的P应该是633315那再加1就是16那就是亿亿。 二、 数据的表示和运算 2.1 数制和编码 Blunder8/34 C 注坑就挖在0这个地方很自然2^8256but在原码and反码中“0”是由两种表示的区分正负那就要在原基础能表示的数中扣除1就得出255了。 B 注A和D显然正确那我们看B和C。eg机器字长4位[0]补0000[0]移2^301000表示不相同但是在补码和移码中一个数字的表示形式是唯一的。 C 注当然也可以直接用特值法选择题还是推荐特值法毕竟比较快 B 注纯计算写错我真的是笨蛋了。 D 注有一个小坑这里暗示了寄存器长度为800000000[-128]移2^7(-10000000)00000000 B 注低位向高位扩时填的是符号位。又是看走眼了www  B 注始终记住一条负数补码规则补码数值越小 原码负得越多那再看题目要小那第一位肯定是1了再根据规则很容易写出一个数10000011。还原一下就是11111101-125 A 注三个考点1、无符号数转有符号数2、unsigned short和short各占2字节3、计算机中的数通常都用补码表示。 2.2 运算方法和运算电路 Blunder3/32 B 注相当阴险的一道题目呀如果你按手算的方法会选成D。其实就是没搞懂计算机内到底是怎么实现减法这个操作的。首先只要是减法运算都会转换称为被减数加上减数的负数的补码来实现。那如何实现呢简单来说最关键的点就在于那个加1。在计算机中减法时会有个Sub控制端其实就是只要是减法它的值就为1而它也同样是那个低位进位。流程都明白但是就是没有掌握加法电路的原理。 C 注x右移移出了0没有溢出或者精度损失y为负数左移之后符号位未发生改变没有溢出看回结果我们知道只有同号相加、异号相减才有可能发生溢出显然没有。 B 注ALU生成标志位时只负责计算而不管运算对象是有符号数还是无符号数CF1表示当作无符号数运算时溢出OF表示当作有符号数运算时溢出。 2.3 浮点数的表示与运算 Blunder7/50 B 注就是想当然的认为计算机中通通都是用补码表示结果就错了。原码的话正数应该是0.1负数应该是1.1补码的话正数应该是0.1负数应该是1.0.其实就是要保证尾数的绝对值是小等于1和大等于1/2的。基数为2的情况下 D 注选择题的话是不是我们连小数点后面是什么都不用计算了。 A 注E是阶码M是尾数。 死记硬背也行不过还是推荐理解一下。 C 注很容易选到A啊个人是这样理一下概念。舍入呢是浮点数特有的概念定点数是没有的。浮点数需要舍入的情况有两种啊一、对阶二、右规格化那这题就只有C选项符合了。 A 注对IEEE754单精度格式的基本考察过程不再赘述了。        FR1中的内容应该是11000 0010000 0100 0000 0000 0000 0000C1040000H D 注 对阶是较小的阶码向较大的阶码对齐故对阶后的阶码其实就是先前较大的那个阶码不会引起溢出。也只有对阶和右规时会需要舍入但是要区分开如1。只有右归和尾数舍入时会引起阶码上溢加1同理自然左规时就有可能引起阶码下溢。尾数溢出要分成两种呀一种是阶码已经兜不住的情况下确实是溢出的另一种则是只会产生误差。 A 注8020 0000H10000 0000010 0000 0000 0000 0000 E0M!0。首先知道这个数是非规格化的数那其真值应该为-2^-126*(0.01)-2^-128 三、存储系统 3.1 存储器概述 Blunder1/14 C 注概念题都是纸老虎。 存取时间Ta是指从存储器读出或写入一次信息所需要的平均时间存取周期Tm是指连续两次访问存储器之间所必需的最短时间间隔。对Tm一般有TmTaTr其中为Tr复原时间对SRAM指存取信息的稳定时间对DRAM指刷新的又一次存取时间。D指的是存取时间。 3.2 主存储器 Blunder6/34 A 注MMROM(BIOS)RAM故随机存储器和只读存储器是可以统一编址的。  A 注64K×1位的DRAM芯片由一个256×256的位平面组成。构成存储器的所有芯片同时按行刷每个芯片有256行故存储器所有单元刷新一遍至少需要256次刷新操作。若采用异步刷新方式则相邻两次刷新信息的时间间隔为2ms/256约等于7.8us。若采用集中刷新方式则整个存储器刷新一遍最少需256个读写周期在刷新过程中存储器不能进行读/写操作。 集中刷新集中式刷新 集中刷新是一种在特定时间间隔内对所有存储器行或页进行刷新的方法。在这种模式下存储器控制器会暂停正常的数据访问操作集中时间对所有DRAM行进行刷新。这种方式简单但可能会导致较长的刷新暂停时间影响性能。 异步刷新 异步刷新指的是刷新操作与CPU或内存控制器的时钟周期不同步进行。在这种模式下刷新请求可以独立于主时钟周期发生允许存储器在进行数据访问的同时进行刷新。这样可以减少刷新操作对系统性能的影响但需要更复杂的控制逻辑来协调刷新和数据访问。 分散刷新分布式刷新 分散刷新是一种将刷新操作分散到不同时间点进行的方法以减少对系统性能的影响。在这种模式下存储器控制器会根据需要对单个存储器行或小批次的行进行刷新而不是同时刷新所有行。分散刷新可以更好地平衡性能和刷新需求但需要更高级的刷新调度算法。 C 注擦亮小眼睛or大眼睛是SDRAM哦。 SDRAM是一种快速的内存技术。也同样是DRAM这句话的意思就是故也需要定期刷新。 与系统的时钟同步工作提高数据传输效率。能够在每个时钟周期的上升沿和下降沿传输数据实现双倍的数据传输速率。广泛应用于个人电脑和服务器因其高速性能而受到青睐。随着技术发展SDRAM已经演进为更快的版本如DDR、DDR2、DDR3和DDR4。 C 注以为很简单秒选A对不对那你就中了命题老师的陷阱了考研题宇哥真传一眼对的答案要再思考一遍。 在DRAM芯片中采用地址线复用技术行地址和列地址分时复用故每增加一个地址线行地址和列地址都会增加一位。所以容量至少提高到原来的4倍。 C 注感觉王道书里面讲的很详细。注意看这条注。 3.3 主存储器与CPU的连接 Blunder1/17 C 注首先这个RAM区有400000H2^22个地址。又是按字编址题目中给了数据是32位故字长为4B因此RAM区的大小就是2^22*32bit。故所需要的芯片数一除就出来了。 3.4 外部存储器   Blunder2/12 D 注 磁盘存储器以成批组方式进行数据读/写CPU中没有那么多通用存储器用于存放交换的数据且磁盘与通用存储器的速度相差过大因此磁盘存储器通常直接和主存交换信息。 磁盘存储器的批量数据传输磁盘存储器确实以批量通常是扇区或块的方式进行数据读写因为磁盘的物理特性决定了它不适合进行频繁的单字节读写操作。CPU与通用存储器CPU通常直接与主存RAM交互因为主存的速度接近CPU的处理速度。通用存储器通常指的是RAM它是非易失性的可以快速读写。速度差异磁盘存储器特别是机械硬盘的速度远低于RAM这种速度差异可能导致CPU等待磁盘操作完成从而影响整体性能。直接与主存交换信息由于磁盘与主存之间的速度差异操作系统通常会使用缓冲区Buffer或高速缓存Cache来减少这种差异带来的影响。数据会先从磁盘读到缓冲区然后再从缓冲区传输到RAM写操作则相反。缓冲区的作用缓冲区可以暂存从磁盘读取的数据或待写入磁盘的数据。这样可以减少磁盘I/O操作的频率因为操作系统可以收集多个小的读写请求然后一次性地与磁盘交换较大的数据块。DMADirect Memory Access为了进一步提高效率许多系统使用DMA允许数据在不经过CPU的情况下直接在内存和I/O设备之间传输。虚拟内存操作系统还使用虚拟内存技术将一些不常用的数据从RAM移动到磁盘上从而为更频繁访问的数据腾出空间。磁盘调度算法操作系统使用磁盘调度算法来优化磁盘访问的顺序减少磁头移动的距离和时间提高数据传输效率。 B 注 RAIDRedundant Array of Independent Disks独立磁盘冗余阵列是一种将多个磁盘驱动器组合成一个逻辑单元的数据存储虚拟化技术。它主要用于提高数据的可靠性、增加存储容量、提高数据访问速度或同时实现这些目标。RAID0方案是无冗余和无校验的磁盘阵列而RAID1~RAID5方案均是加入了冗余镜像或校验的磁盘阵列。条带化是指一种将数据分片分别存储至不同的磁盘提高读/写速度的技术。 3.5 高速缓冲存储器 Blunder9/33 C 注这就是一个很简单的列方程计算问题蛤也不知道为什么算对答案了还会选错。        3ns 2ns * h (1 - h) * 40ns 这个解出来就是答案咯大概是0.9736巴拉巴拉就大概是C。 C 注就只要搞清楚一个概念那就是局部性原理中的时间局部性和空间局部性各自是什么 时间局部性Temporal Locality 时间局部性是指程序在未来某个时刻很可能再次访问最近访问过的数据。这种局部性原理使得缓存Cache等技术非常有效因为缓存可以暂存最近访问的数据以便快速响应可能的再次访问。空间局部性Spatial Locality 空间局部性是指程序倾向于访问一块连续的内存区域或靠近最近访问的数据的内存位置。这种局部性原理支持了诸如循环展开Loop Unrolling、数据结构的内存对齐和数据访问模式优化等技术以提高数据访问效率。 D 注指令缓存Instruction Cache和数据缓存Data Cache是两种不同类型的缓存它们在现代计算机体系结构中用于提高性能 指令缓存Instruction Cache 指令缓存用于存储最近或可能即将执行的指令。它允许CPU快速访问和执行指令而不必每次都从慢速的主存中获取指令。指令缓存通常与程序计数器Program Counter紧密相关程序计数器指向下一条要执行的指令。数据缓存Data Cache 数据缓存用于存储最近或可能即将访问的数据包括变量和常量等。它允许CPU快速读取和写入数据而不必每次都访问主存从而提高数据操作的速度。数据缓存通常与CPU执行指令时所需的操作数和结果相关。 这两种缓存的共同目标是减少CPU访问主存的次数因为主存相对于CPU的速度较慢。通过在缓存中存储指令和数据计算机系统可以利用时间局部性和空间局部性原理提高整体性能。 此外现代CPU可能还具有其他类型的缓存如 二级缓存L2 Cache通常比L1缓存大但访问速度稍慢。三级缓存L3 Cache在多核处理器中L3缓存可以被所有核心共享提供更大的缓存空间和一致性。 指令缓存和数据缓存可以是分开的也可以是合并的这取决于具体的CPU设计。合并缓存Unified Cache同时存储指令和数据而分离缓存Separate Caches则将它们分开存储有时可以提供更好的性能和更有效的缓存空间利用。 B A B 注直接映射和其余两个不一样的点就是这题的一个小考点当发生冲突时无条件换出故无需考虑替换算法。而先进先出表面上好像是无需记录替换信息但实际上需要有一个时间戳来记录何时装入了一个新MM块。 C  注我感觉这题没有什么研究的必要因为应该这个和大多数人教材上的所学习的并不一样。 C 注首先a[k]a[k]32(4B)  也就是说在执行这条语句的时候要访问a[k]两遍这题也就是难在这里了。那我们看题目一个int型数据占4B一个块大小为16B。是不是就表明了每一个块可以存放四个int型数据那就是说每4次会有一次缺失是吧。但是但是我们需要访问a[k]两遍故而这个缺失率还应该再除以2才是我们真正的缺失率。 A 注Cache采用组相联映射主存地址结构应分为Tag标记、组号、块内地址三个部分。 然后补充一下比较器的基本概念及主要的功能。 在计算机体系结构中Cache中的比较器Comparator是用于确定主存中的访问地址是否已经在缓存中的关键组件。以下是比较器在缓存操作中的几个主要功能 地址匹配当CPU发起一个内存访问请求时比较器会检查请求的地址是否与缓存中的任何条目缓存行或缓存块的标签Tag相匹配。缓存命中检测如果地址匹配比较器会确定这次访问是缓存命中Cache Hit还是缓存未命中Cache Miss。缓存命中意味着请求的数据已经在缓存中可以直接从缓存中读取而不需要访问主存。多路比较在具有多个缓存行的缓存中比较器能够同时比较多个地址以快速确定是否存在缓存命中。替换策略当发生缓存未命中且需要将新数据加载到缓存中时比较器可以参与决定哪个缓存行被替换这通常基于特定的替换算法如最近最少使用LRU。写操作在执行写操作时比较器同样会检查数据是否在缓存中。如果是写命中数据将直接更新在缓存中如果是写未命中数据可能需要先加载到缓存然后再更新。一致性维护在多级缓存或多处理器系统中比较器还参与维护缓存一致性确保所有缓存中的数据都是最新的。 比较器是缓存系统中不可或缺的部分它的效率直接影响缓存的性能。高效的比较器设计可以快速完成地址匹配减少访问延迟提高系统的整体性能。 其实个数就会等于Cache的行数。而位数其实就是等于Tag标志位的位数。 3.6 虚拟存储器  Blunder7/20 A 注B、C、Dare just part of the right principle. D 注就看你是否真的理解蛤页式毫无疑问就是用页为单位进行交换。而段页式存储则是先按逻辑分段然后分页以页为单位和主存交互。就是本质上在最后还是分页所以还是采用“页”为单位来交换信息。  A 注就只需要明白一个点系统程序员是操作系统的设计者ta如果看不见了还做毛线系统。而应用程序员写的程序所使用的是逻辑地址虚地址因此对其是透明的。 B 注就是没搞清楚虚拟存储器的本质是什么就是让程序员可以在一个比主存地址大得多得虚拟地址空间中编程先让逻辑地址空间比主存地址空间要大不然设计者不是白忙活了吗?其余三项就没有什么好说的显然正确虽然我这个笨蛋还是没有选对 D 注错了一遍就不能再错咯还是没有消化好本质上的知识。 注hin重要 C 注很隐蔽的陷阱请擦亮眼睛。 四、指令系统 4.1 指令系统 Blunder3.5/17 A 注送分题蛤我也不知道自己为什么会错。PC存放当前欲执行指令的地址而指令的地址字段则保存操作数地址。 B 注有些东西没有必然的联系其实就比如指令的地址个数与指令的长度即使是单地址指令也可能由于单地址的寻址方式不同而导致指令长度不同。 D 注感觉易错点就是不理解先定义长的之后再定义短的该如何处理(2^8-250)*2^12。 B 4.2 指令的寻址方式 Blunder4/35 B 注顾名思义啦隐含在ACC中自然简化了地址结构。 B 注小端存储是相反大端存储是原序。 注最最最最最容易出现纰漏的点就是PC自动加1。 D 注补码拓展是拓符号位知道这个就好了。 4.3 程序的机器级代码表示  Blunder2/12 D 注j是小等于i的所以说是会执行跳转指令的那我们看到了题目中告诉了我们偏移量了那直接加就好了值得注意的是首先pc会自动加“1”。所以应该是804846c20d804847bH D 注为了能保证从被调用过程返回到调用过程继续执行必须确定并保存返回地址这个地址是调用指令随后的指令的地址返回地址只能由调用指令来计算并保存因为执行调用指令后就跳转到了被调用过程因为无法获取返回地址。为了保证嵌套调用时能返回到调用过程必须将返回地址压栈若不压栈而保存在特定寄存器中则后面执行的调用指令会将前面调用指令保存的返回地址覆盖掉。调用指令执行时将无条件的转移到目标地址处这个目标地址就是被调用过程中第一条指令的地址它一定在调用指令中明显给出。 4.4 CISC和RISC的基本概念 Blunder1/5 C 五、中央处理器 5.1 CPU的功能和基本结构  Blunder7/26 A 注一定时指令寄存器保存的是当前正在执行的指令 A 注CPU是根据程序计数器PC中的内容从主存储器中存取指令。 B 注程序计数器PC用于指出下一条指令在主存储器中的地址。可以用字节地址表示指令地址此时PC的位数与存储器地址的位数相等而存储器地址的位数取决于存储器的容量也可以用字地址表示指令地址这种情况下指令必须采用按边界对齐的方式存放此时PC的位数存储器地址的位数—log2指令字长的字节数。可知PC的位数取决于存储器的容量和指令字长。 B 注此加1非彼加“1”一条指令的长度 C 注通用存储器用于存放操作数和各种地址信息等其位数与机器字长相等因此便于操作控制。 B 注其实想想为什么要有指令寄存器就知道啦那么多聪明的前辈都没有在大框架中扣掉它的存在自然它是有它的独特性的。通用寄存器供用户自由编程可以存放数据和地址。 B 注B、C是不是超级容易混。但是只要想想间址周期是干嘛的取操作数的有效地址其实就不会被迷惑了。 5.2 指令执行过程 Blunder2/17 D 注指令周期、时钟周期、机器周期和存取周期的区别。 时钟周期Clock Cycle时钟周期是计算机操作的基础时间单位也称为振荡周期或CPU周期。它是CPU时钟频率的倒数定义了电子信号在电路中传输的最小时间间隔。 指令周期Instruction Cycle指令周期是执行一条指令所需的全部时间包括取指、译码、执行等步骤。一个指令周期可能由多个时钟周期组成具体取决于指令的复杂性和CPU的设计。 机器周期Machine Cycle机器周期通常指的是完成一个基本操作所需的时间如数据传输、算术运算等。一个机器周期可能包含多个时钟周期并且可能涉及多个指令周期的一部分。 存取周期Memory Access Cycle存取周期是读写存储器中数据所需的时间。它包括从内存中读取数据到CPU寄存器或从寄存器写入数据到内存的完整过程。存取周期的长度取决于内存的速度和CPU与内存之间的接口。 具体区别如下 时间长度时钟周期是最基本的时间单位而指令周期、机器周期和存取周期都比时钟周期长它们的长度取决于具体操作的复杂性。功能指令周期关注于指令的完整执行过程机器周期关注于完成特定硬件操作的步骤存取周期专注于内存与CPU之间的数据交换。组成一个指令周期可能包含多个机器周期而一个机器周期可能包含多个时钟周期。依赖性存取周期通常依赖于内存的速度而机器周期和指令周期则更多地依赖于CPU的性能。 A 注其实这题可以用排除法来做。 指令字长一般都取存储字长的整数倍若指令字长等于存储字长的2倍则需要两次访存取指周期等于机器周期的2倍若指令字长等于存储字长则取指周期等于机器周期因此I错。根据I的分析可知I正确。指令字长取决于操作码的长度、操作数地址的长度和操作数地址的个数与机器字长没有必然的联系。但为了硬件设计方便指令字长一般取字节或存储字长的整数倍因此II正确。根据II的分析可知指令字长一般取字节或存储字长的整数倍而不一定都和存储字长一样大因此IV错误。综上所述I、II正确。 5.3 数据通路的功能和基本结构 Blunder5/11 C 注 多周期CPU中的指令通常需要多个时钟周期才能完成CPI1单周期CPU的每条指令在一个时钟周期内完成CPI1。单周期CPU的时钟周期取决于最复杂指令的执行时间通常比多周期CPU的时钟周期长。在一条指令的执行过程中单周期CPU的每个控制信号保持不变每个部件只能使用一次多周期CPU的控制信号可能会发生改变同一个部件可使用多次。 D 注 采用CPU内部总线方式的数据通路的特点结构简单实现容易性能较低存在较多的冲突现象不采用CPU内部总线方式的数据通路的特点结构复杂硬件量大不易实现性能高基本不存在数据冲突现象。 D 注显然A、B、C都正确。 A 注 单周期处理器中所有指令的指令周期为一个时钟周期D正确。因为每条指令的CPI为1要考虑比较慢的指令所以处理器的时钟频率较低B正确。单总线数据通路将所有寄存器的输入输出端都连接在一条公共通路上一个时钟内只允许一次操作无法完成指令的所有操作A错误。控制信号是CU根据指令操作码发出的信号对于单周期处理器来说每条指令的执行只有一个时钟周期而在一个时钟周期内控制信号并不会变化若是多周期处理器则指令的执行需要多个时钟周期在每个时钟周期控制器会发出不同信号C正确。 B 注组合逻辑元件操作元件不含存储信号的记忆单元任何时刻产生的输出仅取决于当前的输入加法器、算术逻辑单元(ALU)、译码器、多路选择器、三态门等都属于操作元件。时序逻辑元件状态元件包含存储信号的记忆单元各类寄存器和存储器如通用寄存器组、程序计数器、状态/移位/暂存/锁存寄存器等都属于状态元件。 5.4 控制器的功能和工作原理 Blunder4/26 B 注 C 注执行公用的取指微程序从主存中取出机器指令后由机器指令的操作码字段指出各个微程序的入口地址初始微地址 不要想当然的以为是地址码哦。 D 注在微程序控制中控制存储器中存放有微指令在执行时需要从中读出相应的微指令从而增加了时间消耗。 B 注看清楚了哦是取数及执行过程。指令译码器在指令的译码阶段最为关键但在取值、执行和中断等阶段也可能间接参与到指令的处理过程中。译码器确保CPU正确理解每条指令并生成适当的控制信号来驱动后续操作。 5.5 异常和中断机制 Blunder1/13 D 注 在硬件层CPU中有检测异常和中断事件并将控制转移到操作系统内核执行的机制 在操作系统层内核能通过进程的上下文切换将一个进程的执行转移到另一个进程的执行它们都会产生异常控制流。响应异常/中断请求后CPU执行的是异常/中断服务程序是操作系统的内核程序。进程上下文切换由操作系统的内核程序实现而异常中断的响应则由硬件实现。  补充知识CPU所执行指令的地址序列称为CPU的控制流。在程序正常执行时通过顺序执行指令或转移指令得到的控制流称为正常控制流。在正常执行过程中因遇到异常或中断事件而引起用户程序的正常执行被打断所形成的意外控制流称为异常控制流 5.6 指令流水线 Blunder10/31 A 注在某个时钟周期内不同的流水段受到不同指令的控制信号控制执行不同指令的不同功能在指令译码阶段由控制器产生指令各流水段的所有控制信号并通过流水段寄存器传递到下一个流水段。不同流水段存放的信息不同因此流水段寄存器位数不一定相同流水段寄存器对用户程序是透明的用户程序不能通过指令指定访问哪个流水段寄存器。 D 注这四个选项都显然正确。 A 注若ALU运算指令的某个操作数是分支指令转移后的执行结果就会产生数据冒险。 D 注 D 注 无条件转移指令的转移目标地址在执行阶段才确定所以是会发生控制冒险的。插入空操作可使条件转移指令的结果在取下一条有效指令之前确定从而避免控制冒险。流水段的数量与控制冒险引发的开销有关。流水段的数量越多意味着在转移结果确定之前可能取出更多的时间和资源来处理这些错误指令。 D  其实这就是一种空分复用技术又是套娃在原有的基础上再进行细分超标量流水线不仅指运算操作并行还包括取指、译码、访存、写回等其他操作。 B 注用超标量流水线并不能缩短流水线功能段的处理时间。 A 注数据通路由控制部件控制控制部件根据每条指令功能的不同生成对数据通路的控制信号。因此不包括控制部件。 B 注可以用排除法的思想来做蛤首先多周期CPU的CPI肯定不是1所以有2先错排除A、C。紧接着我们又知道单周期CPU的CPI是1。故我们直接敢选答案就是B。 C 5.7 多处理器的基本概念 Blunder1/12 C 注超线程技术模拟实体双核是一项硬件创新允许在每个内核上运行多个线程。更多的线程意味着可以并行完成更多的工作。在一个CPU中提供两套线程处理单元让单个处理器实现线程级并行。虽然采用超线程技术能够同时执行两个线程但是当两个线程同时需要某个资源时其中一个线程必须暂时挂起直到这些资源空闲后才能继续运行。因此超线程的性能并不等于两个CPU的性能。而且超线程技术的CPU需要芯片组、操作系统和应用软件的支持才能发挥该项技术的优势。  六、总线 6.1 总线的概述 Blunder5/25 D 注真的很容易就能比对出答案mygod真的不知道我怎么想的。 B 注answer 4 / ( 2 * 1/10) C 注握手信号是一种控制信号用于在设备之间进行通信同步它们通常不会通过数据总线传输而是可能通过其他专门的控制线路或协议来处理。数据总线主要用于传输数据和地址信息。 选项A、B和D中的内容指令、操作数、中断类型号都可能在数据总线上传输因为它们都是数据的一部分或与数据紧密相关。 C 注66(MHz) * 4(B) * 2 528MB/s B 注算法与上一题相似。 6.2 总线事务和定时 Blunder8/20 C 注这个题就很坏其实是都可以用对吧只是同步不能发挥出快速设备的高速性能。 D 注异步就是没有统一的时钟完全依靠握手来实现定时控制所以应该是按需分配时间。 A 注这就考察那两个设备之间的速度差异较大。我们选三个中差距最大的即是答案。 C 注同步同步就是因为时钟信号是一致的所以才称为同步。 D 注 多总线结构用速率高的总线连接高速设备用速率低的总线连接低速设备。一般来说CPU是计算机的核心是计算机中速度最快的设备之一A正确。突发传送方式把多个数据单元作为一个独立传输处理从而最大化设备的吞吐量。现实中一般用支持突发传送方式的总线来提高存储器的读/写效率B正确。各总线通过桥接器相连后者起流量交换作用。PCI-Express总线都采用串行数据包传输数据。 B 注总线数据传输速率 总线工作频率 ×总线宽度 / 8所以I和Ⅱ会影响总线数据传输速率。采用突发猝发传输方式可在一个总线周期内传输存储地址连续的多个数据字因此能提高传输效率。采用地址/数据线复用只是减少了线的数量节省了成本并不能提高传输速率。 C 注 总线是在两个或多个设备之间进行通信的传输介质A正确。同步总线是指总线通信的双方采用同一个时钟信号但是一次总线事务不一定在一个时钟周期内完成即时钟频率不一定等于工作频率B正确。异步总线采用握手的方式进行通信每次握手的过程完成一次通信但是一次通信往往会交换多位而非一位数据C错误。突发传送总线事务是指发送方在传输完地址后连续进行若干次数据的发送D正确。 D 注每次传输需经过传输地址、准备数据和传输数据三个过程分别需要1s(时钟频率为1GHz,因此时钟周期为1ns)、6ns和1ns,共8ns。总线宽度为64位所以每次传输的数据为64位主存块大小为32B,所以读取一个主存块需要传输4次即8s×432ns。 七、输入/输出系统 *7.1 I/O系统基本概念 7.2 I/O接口 Blunder6/18 D 注在统一编址方式下指令靠地址码区分内存和/O设备若随意在地址的任何地方编址将给编程造成极大的混乱D错误。选项A、B、C的做法都是可取的。 A B 注CPU和主存通过I/O总线和I/O接口连接I/O接口通过通信总线和外设相连。 A 注I/O接口中主机侧通过I/O总线与主机相连设备侧通过通信总线电缆与外设相连。显然I/O总线中的数据线宽度和连接设备的电缆中的数据线宽度不一定相同。 D 注I/O总线分为三类数据线、控制线和地址线。 数据缓冲寄存器和命令状态寄存器的内容都是通过数据线来传送的地址线用以传送与CPU交换数据的端口地址而控制线用于给I/O端口发送读/写信号仅用于对端口进行读/写控制。 中断类型号用于指出中断向量的地址CPU响应某一外部中断后就从数据总线上获取该中断源的中断类型号然后据此计算对应中断向量在中断向量表存放在内存中的位置。因此1、2和3均正确。 D 注I/O端口是指I/O接口中用于缓冲信息的寄存器由于主机和/O设备的工作方式和工作速度有很大差异I/O端口应运而生。在执行一条指令时CPU使用地址总线选择所请求的I/O端口使用数据总线在CPU寄存器和端口之间传输数据。 7.3 I/O方式 Blunder13/55 C 注就是套娃概念容易搞混。 中断服务程序是处理器处理的紧急事件可理解为一种服务是事先编好的某些特定的程序一般属于操作系统的模块以供调用执行A正确。中断向量由向量地址形成部件即由硬件产生并且不同的中断源对应不同的中断服务程序因此通过该方法可以较快速地识别中断源B正确。中断向量是中断服务程序的入口地址中断向量地址是内存中存放中断向量的地址即中断服务程序入口地址的地址C错误。重叠处理中断的现象称为中断嵌套D正确。   D 注  外部事件如按Esc键以退出运行的程序等属于外中断I正确。Cache完全是由硬件实现的不会涉及中断层面Ⅱ错误。虚拟存储器失效如缺页等会发出缺页中断属于内中断Ⅲ正确。浮点数运算下溢直接当作机器零处理而不会引发中断IV错误。浮点数上溢表示超过了浮点数的表示范围属于内中断V正确。 D 注中断隐指令并不是一条由程序员安排的真正的指令因此不可能把它预先编入程序中只能在响应中断时由硬件直接控制执行。中断隐指令不在指令系统中因此不属于程序控制指令。 C B 注允许中断触发器置0表示关中断在中断响应周期由硬件自动完成即中断隐指令完成。虽然关中断指令也能实现关中断的功能但在中断响应周期关中断是由中断隐指令完成的。在恢复现场和屏蔽字的时候也需要关中断的操作此时是由关中断指令来完成的。 D 注 中断优先级包括响应优先级和处理优先级中断屏蔽标志改变的是处理优先级。中断响应优先级是由中断查询程序或中断判优电路决定的它反映的是多个中断同时请求时哪个先被响应即中断服务程序开始执行的顺序。在多重中断系统中中断处理优先级决定了本中断是否能打断正在执行的中断服务程序决定了多个中断服务程序执行完的次序。 C 注按启动查询方式的不同程序查询方式可分为定时查询方式和独占查询方式。在程序查询方式中由CPU负责数据的传送。每完成一次数据传送后将主存地址加1计数值减1。 B 注 DMA方式的数据传送不经过CPU,但需要经过DMA控制器中的数据缓冲寄存器。输入时数据由外设如磁盘先送往DMA的数据缓冲寄存器再通过数据总线送到主存。反之输出时数据由主存通过数据总线送到DMA的数据缓冲寄存器然后送到外设。DMAC 是 Direct Memory Access Controller直接内存访问控制器的缩写。它是一种硬件设备用于在计算机系统中提供直接内存访问DMA功能。 B  C 注周期挪用法由DMA控制器挪用一个或几个主存周期来访问主存传送完一个数据字后立即释放总线是一种单字传送方式每个字传送完后CPU可以访问主存C错误。停止CPU访存法则是指在整个数据块的传送过程中使CPU脱离总线停止访问主存。   A 注 中断服务程序在内核态下执行若只能在用户态下检测和响应中断则显然无法实现多重中断中断嵌套A错误。在多重中断中CPU只有在检测到中断请求信号后中断处理优先级更低的中断请求信号是检测不到的)才会进入中断响应周期。进入中断响应周期时说明此时CPU一定处于中断允许状态否则无法响应该中断。若所有中断源都被屏蔽说明该中断的处理优先级最高)则CPU不会检测到任何中断请求信号。 C 注 中断/O方式适用于字符型设备此类设备的特点是数据传输速率慢以字符或字为单位进行传输A正确。若采用中断I/O方式当外设准备好数据后向CPU发出中断请求CPU暂时中止现行程序转去运行中断服务程序由中断服务程序完成数据传送B正确。若外设准备数据的时间小于中断处理时间则可能导致数据丢失以输入设备为例设备为进程准备的数据会先写入设备控制器的缓冲区缓冲区大小有限缓冲区每写满一次就向CPU发出一次中断请求CPU响应并处理中断的过程就是将缓冲区中的数据“取走”的过程因此若外设准备数据的时间小于中断处理时间则可能导致外设往缓冲区写入数据的速度快于CPU从缓冲区取走数据的速度从而导致缓冲区的数据被覆盖进而导致数据丢失C错误。若采用中断/O方式则外设为某进程准备数据时可令该进程阻塞CPU运行其他进程D正确。 D 注A和B显然正确。开中断时CPU在执行完一条指令时检测中断请求信号若检测到中断请求信号就立即响应即便是多重中断CPU正在处理某个中断的过程中由于中断屏蔽字的存在因此CU检测不到处理优先级更低的中断请求信号若检测到中断请求信号则说明其处理优先级更高同样也立即响应C正确。外设通过中断控制器向CPU发中断请求信号CPU响应中断请求后开始执行中断服务程序中断服务程序执行结束后CPU自行返回中断服务程序的最后一条指令是返回指令)无须外设发中断结束信号D错误。 C 注DMA在预处理和后处理阶段需要CPU来处理而数据传输阶段由DMA控制器完成。
http://www.w-s-a.com/news/120252/

相关文章:

  • 我做的网站手机上不了wordpress插件整站搬家
  • 河南省和建设厅网站首页西安找建网站公司
  • 网页设计基础代码网站进出成都最新通知
  • 如何创建网站乐清网络科技有限公司
  • 沈阳市网站制作艺术字体logo设计生成器
  • 网站设计常用软件都有哪些中国建设银行官方招聘网站
  • 证券投资网站建设视频直播怎么赚钱的
  • 建设酒店网站ppt模板下载郑州小程序设计外包
  • 网站建设自我总结google推广公司
  • 安全网站建设情况wordpress 评论表单
  • 网站建设发言材料个人网站推广软件
  • php建站软件哪个好南京哪家做网站好
  • 排名好的手机网站建设番禺网站建设专家
  • 番禺怎么读百度有专做优化的没
  • 网站开发中应注意哪些问题网络营销的主要特点
  • 网站定制案例北京网站制作招聘网
  • 网站建设与推广实训小结网站建设专业英文
  • 郑州网站建设动态凡科网站建设是免费的吗
  • 湖北手机网站建设wordpress转emlog博客
  • 北京东站设计网名的花样符号
  • 安徽建设厅网站首页网站开发aichengkeji
  • 自贡网站制作荣茂网站建设
  • 什么做的网站吗正规的机械外包加工订单网
  • 网络工程公司的业务邵阳seo快速排名
  • 博主怎么赚钱网站seo找准隐迅推
  • 营销号经典废话北京网站建设公司网站优化资讯
  • 一六八互联网站建设怎么做套版网站
  • wordpress 书站建筑公司简介范文大全
  • 建设官方网站多少鲜花网站建设的主要工作流程
  • 卖主机网站轻量wordpress主题