建设网站时怎么用外部字体,成立网站开发公司,能访问各种网站的浏览器,做服务网站发展背景在数字的FPGA debug中除了ila就是identify了#xff0c;identify是synopsys公司的RTL级的调试工具。要用起来idetify#xff0c;第一步就是要做出含有identify的信号的FPGA版本#xff0c;quartus的是image#xff0c;Ximlinx的是Bit或者Bin文件。具体有以下几步#xff1… 在数字的FPGA debug中除了ila就是identify了identify是synopsys公司的RTL级的调试工具。要用起来idetify第一步就是要做出含有identify的信号的FPGA版本quartus的是imageXimlinx的是Bit或者Bin文件。具体有以下几步 1.在synaplify的综合的时候打开identify的选项也就是在synaplify.prj里面加命令如下 2.在.idc里面加入你要观测的信号格式如下 重要的是指定抓的clk和深度以及信号其实和ila差不多的。当然这种比较容易出错不容易出错的是用界面去选信号 a).打开synaplify命令synplify_premier ,然后再打开工程文件.prj,这里面要有identify的文件也就是要有图1的那两句话你才能出现identify的标识然后双击它就会出现RTL的层级关系如下图 b).点击instrument-IICE-add IICE ,设置深度抓取的clk后面再设置。 c).首先选取clk看到有眼镜标志的信号才是可以抓取的右击选择Sample Clock。 d).接着选择信号,可以同时选择好几个右击这个时候选择Sample and Triger,意思是既是信号又是可以当做触发来用的。最后点击保存信号的文件idc就做好了。
e).如果说本来没有identify.idc的话可以在output右击选择new identify implementation.这时候图标变成identify的样子然后再在output上面右击选择identify instrumentor。如下图。然后的步骤和上面一样。