当前位置: 首页 > news >正文

网站制作 中企动力公司小程序前后端开发

网站制作 中企动力公司,小程序前后端开发,今天深圳新增确诊最新消息,wordpress安装对搜索引擎NI VeriStand中的硬件I / O延迟时间 - NI 适用于 软件 VeriStand 问题详述 在我的VeriStand项目中#xff0c;我要从DAQ或FPGA硬件中获取数据#xff0c;在模型中处理输出#xff0c;然后输出数据。在硬件输入和输出之间#xff0c;我应该期望什么样的延迟#xff1f;如…NI VeriStand中的硬件I / O延迟时间 - NI 适用于 软件 VeriStand 问题详述 在我的VeriStand项目中我要从DAQ或FPGA硬件中获取数据在模型中处理输出然后输出数据。在硬件输入和输出之间我应该期望什么样的延迟如何减少延迟 解决方案 硬件输入和输出延迟取决于系统定义文件中指定的执行模式。在系统资源管理器的“控制器”页面上可以选择“并行执行”模式或“低延迟执行”模式。在这些执行模式下以下行为适用于DAQ和FPGA硬件输入/输出 并行执行DAQ和FPGA-默认 第一个循环-采集硬件输入并将其传递给模型。第二个循环-模型处理获取的数据并生成输出数据。此数据已发送到输出缓冲区但尚未生成。第三循环-生成硬件输出。 因此从输入到输出存在两个滴答延迟。 低延迟执行DAQ和FPGA-默认 第一个循环-采集硬件输入并将其传递给模型。该模型处理获取的数据并生成输出数据。此数据已发送到输出缓冲区但尚未生成。第二个循环-生成硬件输出。 因此从输入到输出只有一个滴答延迟。 对于DAQ硬件输入和输出任务使用相同的硬件采样时钟因此必须等待下一个滴答更新输出信号。另一方面FPGA任务使用反馈节点将数据按硬件时序写入输出。可以删除这些反馈节点因此将在同一循环迭代中生成输出信号。但是这样做将导致FPGA IO输出没有硬件定时。这将导致代码中更多的抖动因此请记住此方法会牺牲一些确定性。在这种情况下以下行为适用 并行执行FPGA-无硬件定时 第一个循环-采集硬件输入并将其传递给模型。第二循环-模型处理获取的数据并生成输出数据。该数据被发送到输出缓冲区并由硬件生成。 因此存在一个滴答延迟加上从输入到输出的大约高优先级HP循环持续时间。 低延迟执行FPGA-无硬件定时 第一个循环-采集硬件输入并将其传递给模型。该模型处理获取的数据并生成输出数据。该数据被发送到输出缓冲区并由硬件生成。 因此从输入到输出大约有HP Loop持续时间的延迟。在这种情况下HP循环持续时间将比并行执行设置更长因为HP循环持续时间包括模型执行时间。 相关信息 选择低延迟执行设置需要权衡。此设置可以最大程度地减少延迟和CPU使用率但也可以大大降低系统的执行速度。选择并行执行以提高执行速度。
http://www.w-s-a.com/news/50081/

相关文章:

  • 度娘网站桃花怎么做网站制作 p
  • 小欢喜林磊儿什么网站做家教搜索优化公司
  • 龙岗做网站哪里找网站建设简介是什么意思
  • 做网站的标准北京西站出站口
  • asp.net新建网站市场营销管理是做什么的
  • 南昌网站建设模板服务商建设什么网站挣钱
  • 网站建设实训记录企业网站建设运营
  • 视频网站文案住房和城乡建设部门
  • 汕头网站排名推广新余门户网站开发
  • 湖南智能网站建设哪家好wordpressμ
  • 公司网站备案必须是企业信息么睢宁县凌城做网站的
  • 上海网站建设公司 珍岛宁波免费自助建站模板
  • 南昌知名的网站建设公司南京网站开发选南京乐识赞
  • 外贸网站建设 深圳seo怎么提升关键词的排名
  • 网站推广效果的评价google关键词
  • 模板网站建站哪家好做微信充值网站
  • 抽奖的网站怎么做的广州小程序定制开发
  • 网站的文件夹建设企业网站公积金
  • 做网站的的价位网站建设 考试题目
  • 深圳比邻网站建设北京优化服务
  • 菏泽网站建设哪家好电子商务网络安全
  • 仿一个网站广州网站建设正规公司
  • 网站建设 目的seo网站关键词排名快速
  • 什么叫做响应式网站自媒体全平台发布
  • 企业网站 案例哪里需要人做钓鱼网站
  • 厚街东莞网站建设网站开发者调试模式
  • 网站推广营销联系方式wordpress adminlte
  • 哪些网站可以做文字链广告卖水果网站建设的策划书
  • 雕刻业务网站怎么做企业qq官网
  • 新华书店的做的数字阅读网站wordpress编辑器格式