wordpress托管网站,织梦网站做关键词,flash网站源码,请人做游戏的网站高速先生成员--黄刚 对于高速差分信号到底需要控制多少欧姆的阻抗#xff0c;高速先生相信大部分工程师首先都会看下例如信号的协议文档或者芯片的文档#xff0c;看看里面有没有推荐的控制阻抗值。例如像PCIE信号#xff0c;在4.0之后的阻抗会明确要求按照85欧姆来控制高速先生相信大部分工程师首先都会看下例如信号的协议文档或者芯片的文档看看里面有没有推荐的控制阻抗值。例如像PCIE信号在4.0之后的阻抗会明确要求按照85欧姆来控制USB阻抗会要求控制90欧姆等。除了这一部分有明确的阻抗要求外其他没明确要求的高速信号你们会控多少欧姆阻抗呢就好像为什么PCB的单端走线要控制50欧姆一样差分走线如果没有明确协议规定那就按100欧姆来控制。很多工程师其实都不一定很清楚的知道内在的理论和原因但是也会潜意识的控制100欧姆可见100欧姆差分线这个观念是多么的深入人心 但是深入人心归深入人心本文想探究的是100欧姆真的是在任何产品中最好的阻抗选择吗当然从反射的理论来说如果从收发芯片的负载到PCB的每个地方链路的阻抗都完美的做到100欧姆的话那高速线控100欧姆肯定是最好的选择啦意味着链路上的任何地方阻抗都匹配完全没有反射的存在这还能不好吗 真实情况会怎么样呢为了能有说服力本文举2个真实项目的仿真案例大家一起细品细品哈
案例一板内芯片到芯片的25G信号仿真案例 在芯片到芯片的PCB链路中除了PCB走线外一定会存在一些阻抗不连续的结构如上面的案例中BGA两端会存在过孔接收端一般还会有交流耦合电容。有一定仿真经验的小伙伴们都知道像BGA的过孔电容这个位置的阻抗一般来说都很难做到100欧姆大部分的case无论怎么优化都会低于100欧姆。这个时候我们来验证如果这几个阻抗不连续点的阻抗达不到100欧姆例如做到比较理想的95欧姆左右的情况下PCB走线分别按照100和降低到95欧姆控制时的无源仿真性能对比。
首先我们来看看芯片到芯片链路TDR阻抗的对比也就是PCB走线选择默认的100欧姆和降低到95欧姆来控制时的差异。 当然从TDR阻抗来看不能很直观的看到差异于是我们来看另外两个更关键的指标那就是插损和回损的指标。 从插损的指标看在优化好几个不连续点后虽然100欧姆走线的仿真性能也就很不错了但是从仿真结果能看到95欧姆PCB走线的结果更有优势无论是从回损还是插损的角度看都是性能更好的一方。
案例二经过背板连接器的芯片到芯片的25G信号仿真案例
另外一个案例就是跨版的25G信号的case了整个系统的连接关系如下所示 前面单板上的BGA过孔的阻抗就不再叙述了这里要关注的是跨版连接的高速连接器这个地方。本案例中用到的这款高速背板连接器是某知名厂家的产品是一款在这个速率下很通用得到有效验证的连接器。 这款连接器厂家的标称阻抗是多少呢92欧姆不是你们想象中的100欧姆哦。我们拿到其中的一对连接器信号的阻抗来看的确也差不多。90欧姆出头的样子。 那我们还是一样这个系统的三块互连的板子我们分别把高速走线的阻抗按照100欧姆和降低到92欧姆来控制看看性能的对比。
首先我们还是看看整个链路的TDR阻抗的对比能明显看到两个连接器的低点如下所示 那么插损和回损的性能对比又是怎么样的呢还是让大家失望了三块板子控制92欧姆的走线还是会比100欧姆走线的性能来得好。 当然这中的理论有点复杂这里就不展开来分析了。从设计的角度来看如果没明确的要求硬件工程师或者设计工程师按照100欧姆来控制高速走线本身也没太大的问题我们很多case按照100欧姆的差分信号设计也是完全没有问题。本文更多的可能是给大家一种另类的思路去寻找一些更优的设计方案。但是还是要弱弱的告示下哈如果不经过比较精确的仿真还是不要随便去尝试因为你并不知道多少才是好只有仿真才能很好的把链路的性能给量化出来设计的朋友请谨慎使用这招用得不好还是很容易翻车的哦 问题来了
列举下大家的产品在PCB设计中常见的阻抗不连续的地方并简单描述下你们的设计优化方法