潍坊快速网站排名,wordpress常用页面,wordpress 高亮作者留言,免费云主机网址文章目录 前言一、PMOS和NMOS1、NMOS2、PMOS3、增强型和耗尽型4、两者面积大小 二、CMOS门电路1、非门2、与非门3、或非门4、线与逻辑5、CMOS传输门6、三态门 三、TTL电路四、TTL电路 VS CMOS电路五、数字电平六、使用CMOS电路实现逻辑函数1、上拉网络 PUN2、下拉网络 PDN3、实… 文章目录 前言一、PMOS和NMOS1、NMOS2、PMOS3、增强型和耗尽型4、两者面积大小 二、CMOS门电路1、非门2、与非门3、或非门4、线与逻辑5、CMOS传输门6、三态门 三、TTL电路四、TTL电路 VS CMOS电路五、数字电平六、使用CMOS电路实现逻辑函数1、上拉网络 PUN2、下拉网络 PDN3、实现逻辑表达式 前言
2023.9.7 一、PMOS和NMOS
1、NMOS
截止区VGSVGS(th) 放大区、恒流区 2、PMOS
缺点使用的是负电压电源不便于和TTL电路连接使用的少 3、增强型和耗尽型
耗尽型在栅极下面的二氧化硅绝缘层里面掺杂了正离子NMOS使得正常情况下导电沟道已经存在需要施加负电压使得导电沟道消失 4、两者面积大小
如果把MOS管的面积增加那么流过mos管的电流更大速度也更快驱动电路更强
笔试题1PMOS和NMOS哪个面积更大
二、CMOS门电路
1、非门 2、与非门
n输入的与非门n个pmos并联 n个nmos串联 3、或非门
n输入或非门n个pmos串联 n个nmos并联
4、线与逻辑
线与多个信号相连实现与的功能 上拉电阻防止电流过大
5、CMOS传输门
只用一个mos管会存在压降 用非门和CMOS传输门实现异或电路
6、三态门
三态门既不是0也不是1电阻很大相当于开路 always(din or en)beginif(en)dout din;elsedout 1bz;
end//或者assign赋值
assign dout en ? din : 1bz;三、TTL电路
CMOS输出接口可以直接连TTL电路 TTL电路需要加上拉电阻接到CMOS端口 放大区ic随着iB正比增加系数为放大因子 饱和区ic不再随着ib比例增加逐渐趋于饱和 截止区ic几乎为零
四、TTL电路 VS CMOS电路
CMOSTTL电压控器件电流控器件功耗低功耗高速度慢速度快12V、5V0.3~3.6V
五、数字电平
Voh保证输出为高电平的最小输出电压 Vih保证输入为高电平的最小输入电压 Vil保证输入为低电平的最大输入电压 Vol保证输出为高电平的最小输出电压
大小关系Voh Vih Vth Vil Vol
六、使用CMOS电路实现逻辑函数
参考链接CMOS逻辑门电路
组成NMOS下拉晶体管 PMOS上拉晶体管组成 两个网络在变量的控制下做出相反的行为
1、上拉网络 PUN
可以等效为
Y ~(A B);
Y ~(AB);
Y ~(A BC);2、下拉网络 PDN 3、实现逻辑表达式
3.1 下面表达式是整体反相因此可以用PDN来表示 PUN是变量反相
CMOS电路如下图所示 3.2 异或门实现
分析异或门中间既不是整体取反也不是每个都是反变量而是有原变量和反变量夹杂在一起
CMOS电路如下图所示 有两个变量的输入需要增加非门因此总共需要12个mos管实现 注意下面的电路实现不再是对偶网络网络对偶并不是必要条件
3.3 笔试题
Y ~(D A(B C)) //这个和上面的3.1类似属于整体反相的那种Y AB ~(CD)Y AB C两种方式实现 第一种当作整体取反最后加个非门这样实现门电路最少
第二种 直接根据表达式分别写出上拉和下拉网络
总结除了同时包含原变量和反变量的时候网络不是对称的下面这几个都还是对偶网络